硅實驗室(又名“芯科Technology”,納斯達克:SLAB)最近推出了最新一代PCI Express?(PCIe?5.0規(guī)格的完整時鐘解決方案組合可以提供同類產(chǎn)品中最佳的抖動性能,并具有顯著的設計余量。Si5332任意頻率時鐘系列產(chǎn)品可產(chǎn)生抖動性能為140fs RMS的PCIe第五代參考時鐘,優(yōu)化了PCIe SerDes性能,并在裕量上滿足第五代規(guī)范。Si5332時鐘可以產(chǎn)生PCIe頻率和通用頻率的任意組合,可以在各種應用中實現(xiàn)時鐘樹集成。
硅實驗室還提供Si522xx PCIe時鐘發(fā)生器和Si532xx PCIe緩沖系列,可提供2路、4路、8路或12路PCIe Gen 1/2/3/4/5兼容輸出,是數(shù)據(jù)中心應用中各種PCIe端點時鐘的理想選擇。
數(shù)據(jù)中心硬件設計,包括網(wǎng)絡接口卡、PCIe總線擴展器和高性能計算加速器,越來越多地使用低功耗1.5V或1.8V電源,以最大限度地降低整體功耗。Si522xx和Si532xx器件采用1.5-1.8V電源供電,這是業(yè)界功耗最低的PCIe時鐘和緩沖器。Si522xx和Si532xx的輸出驅動器利用硅實驗室公認的推挽式高速電流控制邏輯(HCSL)技術,不需要采用恒流輸出驅動器技術的傳統(tǒng)PCIe時鐘所需的外部終端電阻。
硅實驗室的新時鐘產(chǎn)品與PCIe第五代通用時鐘、分離參考無擴頻(SRNS)和分離參考獨立擴頻(SRIS)架構完全兼容。雖然PCIe第五代有更嚴格的抖動要求,但硅實驗室的新型號產(chǎn)品不需要分立電源濾波器組件,這簡化了印刷電路板布局,并確保板級噪聲不會降低時鐘抖動性能。電路板設計人員可以無縫升級現(xiàn)有的PCIe 1/2/3/4代設計,并利用引腳兼容的Si5332、Si522xx和Si532xx時鐘輕松實現(xiàn)該設計,以利用更快的PCIe串行接口。
硅實驗室時鐘產(chǎn)品總經(jīng)理詹姆士威爾森說:“硅實驗室致力于提供一流的時鐘解決方案,以便輕松遷移到更高速度的PCI Express。數(shù)據(jù)中心設計人員希望使用PCIe Gen 5來提高CPU和工作負載加速器之間的互連速度,包括GPU、FPGA和專用加速器解決方案。增加網(wǎng)絡、存儲和AI資源的帶寬將有助于行業(yè)過渡到400G以太網(wǎng)。”
硅實驗室PCI Express時鐘抖動工具已更新,包括精確測量PCIe第五代參考時鐘抖動所需的濾波器。該軟件大大簡化了PCIe時鐘抖動測量,并確保根據(jù)PCI-SIG Gen 1/2/3/4/5通用時鐘、SRNS和SRIS規(guī)范的要求應用適當?shù)臑V波器,同時提供易于讀取的結果。這種用戶友好的公用設施在silabs.com/pcie-learningcenter.免費提供