隨著電子科學(xué)技術(shù)的發(fā)展,電子產(chǎn)品對(duì)電路板的設(shè)計(jì)要求越來(lái)越高。如何保證阻抗電路板的各種電路信號(hào)(尤其是高速信號(hào))的完整性,即保證電路輸出信號(hào)的質(zhì)量,已經(jīng)成為阻抗電路板控制技術(shù)中的一個(gè)難題。此時(shí),有必要借助傳輸線理論進(jìn)行分析,而控制信號(hào)線的特性阻抗匹配成為關(guān)鍵。松散的阻抗控制將導(dǎo)致相當(dāng)大的信號(hào)反射和失真,這將導(dǎo)致設(shè)計(jì)失敗。常見(jiàn)信號(hào),如PCI總線、PCI-E總線、通用串行總線、以太網(wǎng)、內(nèi)存、LVDS信號(hào)等。都需要阻抗控制。